pcie百科
+ -

PCIE(PCI Express)1x、4x、8x、16x总线引脚

2024-05-13 233 0

PCI Express是一种高带宽、低引脚数、串行、互连技术。它是为了取代旧的PCI和AGBus标准而设计的。PCIe比旧标准有许多改进,包括更高的最大系统总线吞吐量、更低的I/O引脚数和更小的物理占地面积、更好的总线设备性能扩展、更详细的错误检测和报告机制(高级错误报告,AER)以及本机热插拔功能。PCI Express体系结构为桌面平台提供了高性能I/O基础结构,传输速率从每秒2.5千兆字节开始,通过用于千兆以太网、电视调谐器、Firewire 1394a/b控制器和通用I/O的x1 PCI Express通道传输。PCI Express体系结构为台式平台提供了一个高性能图形基础结构,使现有AGP8x设计的能力翻倍,通过用于图形控制器的x16 PCI Express通道的传输速率为每秒4.0千兆字节。通道由两个差分信令对组成,其中一对用于接收数据,另一对用于发送。

ExpressCard采用PCI Express接口,由PCMCIA集团为移动计算机开发。PCI Express高级电源管理功能有助于延长平台电池寿命,并使用户能够在无交流电源的情况下随时随地工作。PCI Express电气接口也用于某些计算机存储接口SATA Express和M.2。

PCI Express在移动、企业和通信领域的广泛采用,通过重用通用互连技术实现了融合。

PCI-E是一种串行总线,它使用两个低压差分LVDS对,每个方向2.5Gb/s[一个发送,一个接收对]。PCI Express支持1x[2.5Gbps]、2x、4x、8x、12x、16x和32x总线宽度[传输/接收对]。

上面引脚输出表中列出的差分引脚[通道]是LVDS,代表:低压差分信号。

PCIEX1

151914499673
15215369588
153227152025
152216483369

PCIEX4

152223533934
152258213977
153242660306
152310410263

PCIEX8

15232450706
152333191795
153237666755
152346208972
152400303962

PCIEX16

152412382644
152421647070
153245427032
152439625486
152451891209
15251373138
152523803096

PRSNT#1连接到主板上的GND。

附加卡需要将PRSNT#1连接到PRSNT#2之一,具体取决于使用的连接器类型。

PCI express标准

PCI Express 1.0a

2003年,PCI-SIG推出了PCIe 1.0a,每通道数据速率为250 MB/s,传输速率为每秒2.5千兆传输(GT/s)。传输速率用每秒传输而不是每秒比特来表示,因为传输的数量包括开销比特,而开销比特不提供额外的吞吐量;PCIe 1.x使用8b/10b编码方案,导致原始信道带宽上有20%(=2/10)的开销。

PCI Express 2.0

PCI-SIG于2007年1月15日宣布推出PCI-Express Base2.0规范。与PCIe 1.0相比,PCIe 2.0标准的传输速率翻了一番,达到5 GT/s,每条通道的吞吐量从250 MB/s上升到500 MB/s。因此,32通道PCIe连接器(×32)可以支持高达16 GB/s的总吞吐量。PCIe 2.0主板插槽与PCIe v1.x卡完全向后兼容。PCIe 2.0卡通常也与PCIe 1.x主板向后兼容,使用PCI Express 1.1的可用带宽。总体而言,为v2.0设计的图形卡或主板将与v1.1或v1.0a兼容。与1.x一样,PCIe 2.0使用8b/10b编码方案,因此每个通道从其5 GT/s的原始数据速率提供了有效的4 Gbit/s最大传输速率。

PCI Express 2.1

PCI Express 2.1(2009年3月4日发布)支持计划在PCI Express 3.0中全面实施的大部分管理、支持和故障排除系统。但是,速度与PCI Express 2.0相同。插槽功率的增加打破了PCI Express 2.1卡和一些1.0/1.0a的旧主板之间的向后兼容性,但大多数带有PCI Express 1.1连接器的主板都由制造商通过实用程序提供BIOS更新,以支持卡与PCIe 2.1的向后兼容性。

PCI Express 3.0

PCI Express 3.0规范于2010年11月发布。PCI Express 3.0规范的新功能包括一系列增强信令和数据完整性的优化,包括发射机和接收机均衡、PLL改进、时钟数据恢复以及当前支持的拓扑结构的信道增强。PCI Express 3.0将编码方案从以前的8b/10b编码升级到128b/130b,将带宽开销从PCI Express 2.0的20%降低到大约1.54%(=2/130)。这是通过将已知的二进制多项式作为加扰器异或到反馈拓扑中的数据流来实现的。PCI Express 3.0的8 GT/s比特率有效地为每条通道提供985 MB/s的传输速率,与PCI Express 2.0相比,通道带宽几乎翻了一番。

PCI Express 4.0

PCI Express 4.0于2017年正式发布,提供16 GT/s的比特率,使PCI Express 3.0提供的带宽翻倍,同时在软件支持和使用的机械接口方面保持前后兼容性。PCI Express 4.0规格还将引入OCuLink-2,这是Thunderbolt连接器的替代品。OCuLink版本2将具有高达16 GT/s(×4通道的总带宽为8 GB/s),而Thunderbolt 3连接器的最大带宽为5 GB/s。此外,还将研究活动和空闲功率优化。

翻译原文:https://pinoutguide.com/Slots/pci_express_pinout.shtml

0 篇笔记 写笔记

关注公众号
取消
感谢您的支持,我会继续努力的!
扫码支持
扫码打赏,你说多少就多少

打开支付宝扫一扫,即可进行扫码打赏哦

您的支持,是我们前进的动力!